MAMA: PEBRO. HERDYANTO

NIM : 312010043

UAS "LOGIFA INPORMATIKA"

KELAS : T1.20 . B. 1



Output dani operbang AND 3 in put yaitu logika'1" tehika semua input gerbang adalah "HIGH" pada level logika "1" (A.B.C). Output dan gerbang OR ya lebih rendah hanya "1" tehika satu atau kedua input Batau C berada pada level logika "0".

Output dari gerbang AND zinput adalah "1" ketika input A adalah "1" dan input B atau C berada pada "0". Maka output pada Q hanya "1" ketika input A.B.C sama dengan "1" berada pada "0". Maka output pada Q hanya "1" ketika input A.B.C sama dengan "0", A. (Btc) atau A sama dengan "1" dan keduanya input B atau Csama dengan "0", A. (Btc)

Dengan menggunakan 'teorema de Morgan', input B dan ipput C dapat diputus untuk menghasilkan output pada Q, yg mana dapat berupa logika "l'atau pada logika "o". Maka satu-satunya output pada Q, yg mana dapat berupa logika "l'atau pada logika "o". Maka satu-satunya input yaitu input A, sebagai satu-satunya input ya diperlukan untuk memberikan output pada Q seperti tabel dibawah:

| OUTPUT. |         | T. INTER MEDIATES |   |   |       | INPUT. |   |   |
|---------|---------|-------------------|---|---|-------|--------|---|---|
| Q       | (5+B).A | 8+0               | c | B | A.B.C | A      | В | C |
| 0       | 0       | 1                 | 1 | 1 | 0     | 0      | 0 | 0 |
| (       | (       | 1                 | 1 | 1 | 0     | 1      | 0 | 0 |
| 0       | 0       | 1                 | 1 | 0 | 0     | 0      | ١ | 0 |
| 1       | (       | 1                 | 1 | 0 | 0     | 1      | 1 | D |
| 0       | 0       | 1                 | 0 | ( | 0     | 0      | 0 | ١ |
| (       | (       | 1                 | 0 | ( | 0     | 1      | 0 | ١ |
| 0       | 0       | 0                 | 0 | 0 | 0     | 0      | 1 | ١ |
| 1       | 0       | 0                 | 0 | 0 | (     | 1      | 1 | ١ |

Berdasarkan rangkaian logita tersebut maka dapat disimpulkan bawah input pada rangkaian tersebut dapat diganti dan hanya satu input tunggal yaitu input "A" sehingga akan mengurangi jumlah sirkuitnya dan hanya satu kawat atau Bupper.

Dengan menggunakan Aljabar Boolean maka melatukan analisir pada jenis rangkalan akun sangat cepat sehingga ketika dlm praktiknya kita dapat mengeliminani gerbang logika ya tidak perlu dalam desain logika digital sehingga mengurangi jeumlah gerbang ya diperlukan, konsumsi daya sirkuit serta binya.

## 2.). Tabel keberaran.

| T A | 10 | С   | D | E | F | У |
|-----|----|-----|---|---|---|---|
| A   | B  |     |   | C | 1 |   |
| 0   | 0  | 0   | 0 | ١ | 1 | 0 |
| 0   | 0  | 0   | 1 | 1 | 1 | 0 |
| 0   | 0  | 1   | 0 | 1 | ( | Ó |
| 0   | 0  | 1   | 1 | 1 | 0 | ( |
| 0   | 1  | 0   | Ō | 1 | 1 | 0 |
| 0   | 1, | 0   | 1 | ( | 1 | 0 |
| 0   | 1  | 1   | O | 1 | 1 | D |
| _0  | (  | - ( | 1 | ı | D | 1 |
| - 1 | 0  | 0   | O | 1 | ١ | 0 |
| 1   | 0  | 0   | 1 | ( | 1 | 0 |
| _   | 0  | (   | D | 1 | 1 | O |
| 1   | 0  | (   | 1 | 1 | 0 | 1 |
| 1   | 1. | 0   | 0 | O | 1 | 0 |
| 1   | (  | 0   | l | O | 1 | 0 |
| - 1 | 1  | 1   | 0 | 0 | ( | 6 |
| 1   | (  | (   | 1 | D | D | ( |

3.). y = ABC'D' + ABC'D + ABCD + ABCD' + AB'CD + AB'CO'

Penyelesaian dgn seleksi variable yg soma

- \* ABCB' + ABC'B'
- \* ABCO+ ABCO+ AB'CO+ AB' COV

= AC

Jadi, y = ABC +AC